基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种实现高阶全数字锁相环的新方法.该锁相环以数字比例积分控制取代了传统的一些数字环路滤波控制方法,具有电路结构简单、控制灵活、跟踪精度高、环路性能好和易于集成的特点.文中介绍了该高阶全数字锁相环的系统结构和工作原理,对其性能进行了理论分析和计算机仿真.应用EDA技术设计了该系统,并用FPGA实现了其硬件电路.仿真和硬件测试结果证实了该设计的正确性.
推荐文章
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种基于FPGA的全数字锁相环设计
FPGA
verilogHDL
全数字锁相环(DPLL)
自动变模
基于FPGA的全数字延时锁相环的设计
全数字延时锁相环
锁相精度
时钟延时
QuartusⅡ
现场可编程门阵列
电路仿真
全数字锁相环的设计及分析
全数字锁相环
FPGA
VHDL
数学模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高阶全数字锁相环的设计与实现
来源期刊 电路与系统学报 学科 工学
关键词 全数字锁相环 比例积分 EDA 计算机仿真
年,卷(期) 2005,(3) 所属期刊栏目 论文
研究方向 页码范围 76-79
页数 4页 分类号 TN914.3
字数 2661字 语种 中文
DOI 10.3969/j.issn.1007-0249.2005.03.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈文光 南华大学电气工程学院 66 288 10.0 14.0
2 单长虹 南华大学电气工程学院 31 244 8.0 14.0
3 陈忠泽 南华大学电气工程学院 24 164 6.0 12.0
4 王彦 南华大学电气工程学院 76 339 11.0 15.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (65)
参考文献  (3)
节点文献
引证文献  (25)
同被引文献  (25)
二级引证文献  (21)
1981(2)
  • 参考文献(1)
  • 二级参考文献(1)
1989(3)
  • 参考文献(1)
  • 二级参考文献(2)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(4)
  • 引证文献(4)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2010(5)
  • 引证文献(5)
  • 二级引证文献(0)
2011(3)
  • 引证文献(1)
  • 二级引证文献(2)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(7)
  • 引证文献(5)
  • 二级引证文献(2)
2014(7)
  • 引证文献(2)
  • 二级引证文献(5)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(3)
  • 引证文献(0)
  • 二级引证文献(3)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
全数字锁相环
比例积分
EDA
计算机仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统学报
双月刊
1007-0249
44-1392/TN
16开
广东省广州市
1996
chi
出版文献量(篇)
2090
总下载数(次)
5
相关基金
湖南省自然科学基金
英文译名:Natural Science Foundation of Hunan Province
官方网址:http://jj.hnst.gov.cn/
项目类型:一般面上项目
学科类型:
论文1v1指导