基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种用单片FPGA实现的实时、多任务、高速图像处理系统.该系统承担着提高信噪比、压缩数据量、Stokes参数观测和仪器及观测模式控制等任务.针对一个星载系统,采用了核心逻辑片内冗余、设计了相应的冗余管理线路等可靠性设计技术,采用了放置片内测试和校验模块等可测性设计技术,使系统工作时钟达40 MHz,图像处理速率达100Mbps.
推荐文章
基于FPGA的实时双目图像采集与预处理系统设计
双目图像采集
图像预处理
并行中值滤波
现场可编程门阵列
DDR3 SDRAM
I2C总线
基于FPGA和DSP的高速图像处理系统
图像处理
FPGA
DSP
双口RAM
基于FPGA的高速图像跟踪系统设计
图像跟踪
FPGA
快速中值滤波
平均绝对差
基于FPGA的网络图像采集处理系统设计
FPGA
图像压缩
网络传输
JPEG
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速图像预处理系统设计
来源期刊 电子科技大学学报 学科 工学
关键词 预处理 检错和纠错 现场可编程门阵列 状态机
年,卷(期) 2005,(1) 所属期刊栏目 学术论文与技术报告
研究方向 页码范围 12-15
页数 4页 分类号 TP.223
字数 2468字 语种 中文
DOI 10.3969/j.issn.1001-0548.2005.01.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 金声震 12 45 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (15)
同被引文献  (7)
二级引证文献  (17)
2005(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(3)
  • 引证文献(3)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(4)
  • 引证文献(1)
  • 二级引证文献(3)
2014(6)
  • 引证文献(1)
  • 二级引证文献(5)
2015(5)
  • 引证文献(0)
  • 二级引证文献(5)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
预处理
检错和纠错
现场可编程门阵列
状态机
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技大学学报
双月刊
1001-0548
51-1207/T
大16开
成都市成华区建设北路二段四号
62-34
1959
chi
出版文献量(篇)
4185
总下载数(次)
13
总被引数(次)
36111
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导