基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析边界扫描测试技术的工作机制对测试主控系统的功能需求基础上,提出了一种基于PCI总线采用FPGA实现的低成本边界扫描测试主控器的硬件设计方案.该系统以PC机为平台,利用FPGA器件设计实现JTAG主控芯核,并在主控器芯核内加入FIFO,提高了PCI总线的传送速率,使用户能够利用计算机方便的组成一个边界扫描测试系统.经仿真和测试实践表明,该系统产生的测试信号完全满足IEEE1149.1协议的时序要求,对支持IEEE1149.1协议的芯片进行功能测试和PCB板的互连测试及电路故障诊断.该系统结构简单,使用方便,工作可靠.
推荐文章
基于微机的边界扫描测试主控系统的设计
边界扫描测试
JTAG主控器
集成电路测试
PCI
CPLD
PCI总线接口的FPGA设计与实现
PCI局部总线
可编程逻辑器件FPGA
硬件描述语言VHDL
时序仿真
基于FIFO队列的PCI总线仲裁器的设计与FPGA实现
PCI总线
仲裁协议
VHDL
FIFO
FPGA
高速边界扫描主控器设计
国际联合测试工作组
边界扫描
USB总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于PCI总线的边界扫描主控器的FPGA设计与实现
来源期刊 四川师范大学学报(自然科学版) 学科 地球科学
关键词 JTAG 边界扫描 FPGA PCI 测试系统
年,卷(期) 2005,(4) 所属期刊栏目 教育教学研究
研究方向 页码范围 501-504
页数 4页 分类号 N945.13
字数 2781字 语种 中文
DOI 10.3969/j.issn.1001-8395.2005.04.034
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱华贵 江西财经大学电子学院 8 20 3.0 4.0
3 陈光(礻禹) 电子科技大学自动化工程学院 89 1213 20.0 31.0
4 何光普 电子科技大学自动化工程学院 41 112 6.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (4)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
JTAG
边界扫描
FPGA
PCI
测试系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
四川师范大学学报(自然科学版)
双月刊
1001-8395
51-1295/N
大16开
成都市静安路5号
1978
chi
出版文献量(篇)
3968
总下载数(次)
9
总被引数(次)
17783
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导