作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在锁相环设计中,双模前置分频器(dual-modulus prescaler)是一个速度瓶颈,而D触发器是限制其速度的主要因素.我们对传统的Yuan-Svensson 真正单相时钟(TSPC)D触发器(DFF)做了改进,给出了动态有比D触发器的结构,该触发器结构简单,工作频率高,功耗低.并基于此设计了一个可变分频比双模前置分频器,可适用于多种无线通信标准.采用0.35 μm CMOS工艺参数进行仿真,结果表明,在3.3 V电源电压下其工作频率可达4.1 GHz.
推荐文章
高速CMOS可编程分频器的研究与设计
可编程分频器
CMOS
0.18um工艺
高输入带宽
锁存器
应用于频率合成器的宽分频比CMOS可编程分频器设计
可编程分频器
吞脉冲结构
4/5预分频器
检测和置数逻辑
0.18μm CMOS PLL频率综合器中可编程分频器的设计与实现
可编程分频器
频率综合器
标准单元
CMOS
新型双模前置32/33分频器设计
分频器
D触发器
源耦合逻辑
CMOS工艺
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种CMOS高速可编程双模前置分频器
来源期刊 电子器件 学科 工学
关键词 锁相环 频率合成器 前置分频器 D触发器
年,卷(期) 2005,(2) 所属期刊栏目
研究方向 页码范围 398-400,403
页数 4页 分类号 TN772
字数 1999字 语种 中文
DOI 10.3969/j.issn.1005-9490.2005.02.045
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 惠春 上海交通大学微纳米科学技术研究院 25 181 9.0 13.0
2 孙铁 上海交通大学微纳米科学技术研究院 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (6)
参考文献  (8)
节点文献
引证文献  (3)
同被引文献  (1)
二级引证文献  (3)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(3)
  • 参考文献(2)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
锁相环
频率合成器
前置分频器
D触发器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导