基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种基于可编程逻辑阵列(FPGA)实现三相锁相环(PLL)控制器的全数字化方案.在单片FPGA中,采用硬件描述语言VerilogHDL实现了包括d,q坐标变换、PI调节器、压控振荡器(VCO)模块及其它实验用模块的三相锁相环控制算法.基于Simulink的仿真结果显示,在三相电压频率突变时,三相锁相环对输入信号频率和相位锁定时间小于两个基波周期的,稳态误差小.基于FPGA硬件逻辑实现的三相锁相环控制器实验结果表明,在三相电压畸变的输入下,动态和静态特性良好,对非线性负载和测量引起的谐波、直流偏移等干扰也不敏感,这种控制器能够满足柔性速度系统(FACTS)装置对电压和相位信息实时性和准确性的要求.
推荐文章
基于LabVIEW FPGA的三相锁相环设计与实现
LabVIEW FPGA
三相锁相环
dq变换
人机交互
基于FPGA的数字三相锁相环优化设计
FPGA
三相锁相环
乘法复用
CORDIC
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
基于FPGA实现的一种新型数字锁相环
数字锁相环
FPGA
VHDL
感应加热
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的三相锁相环实现
来源期刊 电力电子技术 学科 工学
关键词 变换器 控制器 锁相环控制/现场可编程门阵列
年,卷(期) 2005,(6) 所属期刊栏目 其它
研究方向 页码范围 126-128
页数 3页 分类号 TM76
字数 2615字 语种 中文
DOI 10.3969/j.issn.1000-100X.2005.06.043
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭育华 64 622 15.0 23.0
2 舒泽亮 30 309 9.0 17.0
3 汤坚 7 143 4.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (47)
同被引文献  (31)
二级引证文献  (267)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(9)
  • 引证文献(5)
  • 二级引证文献(4)
2009(11)
  • 引证文献(6)
  • 二级引证文献(5)
2010(9)
  • 引证文献(2)
  • 二级引证文献(7)
2011(20)
  • 引证文献(3)
  • 二级引证文献(17)
2012(26)
  • 引证文献(5)
  • 二级引证文献(21)
2013(32)
  • 引证文献(4)
  • 二级引证文献(28)
2014(56)
  • 引证文献(6)
  • 二级引证文献(50)
2015(57)
  • 引证文献(3)
  • 二级引证文献(54)
2016(34)
  • 引证文献(7)
  • 二级引证文献(27)
2017(19)
  • 引证文献(2)
  • 二级引证文献(17)
2018(23)
  • 引证文献(2)
  • 二级引证文献(21)
2019(10)
  • 引证文献(1)
  • 二级引证文献(9)
2020(7)
  • 引证文献(0)
  • 二级引证文献(7)
研究主题发展历程
节点文献
变换器
控制器
锁相环控制/现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电力电子技术
月刊
1000-100X
61-1124/TM
大16开
西安朱雀大街94号
52-44
1967
chi
出版文献量(篇)
7330
总下载数(次)
19
总被引数(次)
63577
论文1v1指导