原文服务方: 现代电子技术       
摘要:
介绍一种基于VHDL的采用自顶而下(up to bottom)设计方法实现的数字频率计.该设计方法与传统的设计方法相比,具有外围电路简单,程序修改灵活和调试容易等特点.特别是在设计的初期阶段可以通过软件仿真来预知设计方案的可行性,便于及时的调整设计方案,避免了传统方法中到项目开发的后期才发现方案不妥,从而造成人力、物力的浪费.同时,在本设计中用到的CPLD器件运行稳定可靠,可反复擦写,便于系统的维护与更新.
推荐文章
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
基于VHDL语言的数字频率计设计
VHDL EDA 自下至上 自上至下 综合 编程 下载
数字频率计的VHDL程序设计
VHDL EDA 仿真 自顶向下 综合
基于VHDL语言设计数字频率计
EDA
VHDL
数字频率计
波形仿真
CPLD
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL的数字频率计的设计与实现
来源期刊 现代电子技术 学科
关键词 VHDL EDA 频率计 自顶而下
年,卷(期) 2005,(15) 所属期刊栏目 电子技术
研究方向 页码范围 102-104
页数 3页 分类号 TP312
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2005.15.041
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王戎丞 广西大学物理科学与工程技术学院 21 81 5.0 8.0
2 陈可中 广西大学物理科学与工程技术学院 15 90 6.0 8.0
3 明鑫 广西大学物理科学与工程技术学院 4 21 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (18)
二级引证文献  (18)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(2)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2013(5)
  • 引证文献(1)
  • 二级引证文献(4)
2014(4)
  • 引证文献(2)
  • 二级引证文献(2)
2015(5)
  • 引证文献(0)
  • 二级引证文献(5)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
VHDL
EDA
频率计
自顶而下
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导