基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种基于SoC平台的CAVLC解码器.在尽量减少时钟消耗的前提下,此解码器可以解码每个变换块中变换系数的熵编码码流,并将结果按照块扫描顺序并行输出.通过在XILJNX的ISE6.0 FPGA开发软件下仿真及分析表明,在120MHz时钟时可以满足10 Mb/s码率下H.264标准中Level3.0的性能要求.
推荐文章
基于SoC平台的H.264/MPEG-4 AVC解码器设计
H.264/MPEG-4 AVC
解码器
SoC
LEON3
一种H.264/AVC解码器关键技术的设计
H.264/AVC
解码器
关键技术
VLSI/ASIC/SoC
一种H.264/AVC解码器中IQ/IDCT的模块设计
H.264/AVC
亮度
色度
IQ/IDCT
模块设计
基于DSP的H.264/AVC解码器运动补偿模块的优化
DSP
H.264
运动补偿
参考数据
插值
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SoC平台设计的H.264/AVC CAVLC解码器
来源期刊 电视技术 学科 工学
关键词 H.264/AVC 变长编码 解码器
年,卷(期) 2005,(4) 所属期刊栏目 电路与应用
研究方向 页码范围 29-32
页数 4页 分类号 TN919.81
字数 3517字 语种 中文
DOI 10.3969/j.issn.1002-8692.2005.04.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 方向忠 上海交通大学图像通信与处理研究所 91 515 10.0 18.0
2 刘凌志 上海交通大学图像通信与处理研究所 10 100 6.0 10.0
3 路奇 上海交通大学图像通信与处理研究所 4 60 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (39)
参考文献  (4)
节点文献
引证文献  (19)
同被引文献  (2)
二级引证文献  (24)
2003(3)
  • 参考文献(3)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(3)
  • 引证文献(3)
  • 二级引证文献(0)
2007(9)
  • 引证文献(6)
  • 二级引证文献(3)
2008(10)
  • 引证文献(6)
  • 二级引证文献(4)
2009(7)
  • 引证文献(1)
  • 二级引证文献(6)
2010(6)
  • 引证文献(1)
  • 二级引证文献(5)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
H.264/AVC
变长编码
解码器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导