基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种适用于高清晰度数字电视片上系统的MPEG-2变长码解码结构,采用MIPS 4KcTM嵌入式CPU,在AM-BA总线的基础上设计了系统总线和系统的工作流程.根据MPEG-2视频码流的层次特点,模块间采用数据驱动结构,使用两级桶形移位寄存器实现并行解码结构,可缩短关键路径并简化控制逻辑.用硬件描述语言进行描述并通过逻辑功能仿真,用0.18μm CMOS工艺综合了变长码解码的RTL代码,时钟频率达到150 MHz,并在XC6000型FPGA上通过验证.
推荐文章
MPEG-2视频系统纠错编解码的FPGA实现
MPEG-2
RS码
卷积交织
硬件描述语言
现场可编程门阵列
基于MIPS体系结构的嵌入式MPEG-2音视频解码设计
GC3210
Linux
MPEG-2
多媒体指令
音视频同步
MPEG-2编解码器技术
MPEG-2 DVB SDH
MPEG-2码流分析仪的整体设计与软件实现
MPEG-2
传送流
码流分析仪
数字电视
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 HDTV SoC平台中的MPEG-2变长码解码芯片设计
来源期刊 电视技术 学科 工学
关键词 高清晰度数字电视 片上系统 MPEG-2标准 变长码解码
年,卷(期) 2005,(8) 所属期刊栏目 信息终端
研究方向 页码范围 46-48
页数 3页 分类号 TN919.81|TN949.197
字数 2662字 语种 中文
DOI 10.3969/j.issn.1002-8692.2005.08.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王峰 上海交通大学芯片与系统研究中心 48 263 7.0 14.0
2 郑世宝 上海交通大学芯片与系统研究中心 73 705 13.0 24.0
3 黄琼珍 上海交通大学芯片与系统研究中心 3 27 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高清晰度数字电视
片上系统
MPEG-2标准
变长码解码
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
总被引数(次)
42632
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导