原文服务方: 现代电子技术       
摘要:
流水线技术是提高系统带宽的一项强大的实现技术,并且不需要大量附加的硬件设置.在微处理器设计中采用流水线技术是提高微处理器性能的一种很有效的方法.本文主要介绍了自行设计的一种采用3级指令流水线的51内核的设计和实现.内容包括:3级指令流水线的划分以及相应的系统结构框架,51指令集中各种类型指令的执行情况,间接寻址功能的实现方法,流水线数据相关问题的解决方案,最后讨论设计的FPGA实现.
推荐文章
复杂指令集流水线系统设计
微处理器
复杂指令集
流水线
多端口存储器
读写冲突
64位MIPS指令处理器的流水线设计
MIPS
RISC
处理器
流水线
64位MIPS指令处理器的流水线设计
MIPS
RISC
处理器
流水线
32位CISC微处理器流水线的设计
微处理器
流水线
CISC
数据相关
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种采用3级指令流水线的51内核设计
来源期刊 现代电子技术 学科
关键词 51内核 指令流水线 数据相关 FPGA
年,卷(期) 2005,(20) 所属期刊栏目 计算机应用
研究方向 页码范围 83-85
页数 3页 分类号 TP332
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2005.20.037
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐中佑 9 99 6.0 9.0
2 黄敏敏 1 7 1.0 1.0
3 林媛 2 7 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (7)
同被引文献  (1)
二级引证文献  (11)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
51内核
指令流水线
数据相关
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导