基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在低功耗芯片设计中,设计者已广泛采用了时钟停止的方法来解决CMOS电路动态功耗问题.为实现时钟停止功能,作者分析了多种传统时钟控制电路方案,并在此基础上提出了一种新型可综合可测试的时钟控制电路.相对于传统时钟控制电路,此种方案在降低芯片功耗的同时解决了传统时钟控制电路所带来的时钟不稳定及无法进行测试的问题.
推荐文章
基于多阈值技术的超低功耗电路设计
低功耗
漏电流
多阈值CMOS
一种用于电子标签的低功耗高精度时钟电路设计
时钟产生电路
环形振荡器
PTAT带隙基准
低功耗
基于脉冲寄存器的高性能低功耗电路设计实现
脉冲寄存器
低功耗
高性能
寄存器设计
高速低功耗传输电路的时钟系统设计
时钟
锁相环
高速传输
功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于时钟控制的低功耗电路设计
来源期刊 计算机工程 学科 工学
关键词 D触发器 时钟控制 锁存器 时钟树
年,卷(期) 2005,(4) 所属期刊栏目 开发研究与设计技术
研究方向 页码范围 206-208
页数 3页 分类号 TP331
字数 2669字 语种 中文
DOI 10.3969/j.issn.1000-3428.2005.04.074
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐如淏 上海交通大学微电子学院 4 9 1.0 3.0
2 李宇飞 上海交通大学微电子学院 5 15 2.0 3.0
3 胡嘉圣 上海交通大学微电子学院 2 9 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (8)
同被引文献  (0)
二级引证文献  (0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
D触发器
时钟控制
锁存器
时钟树
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导