原文服务方: 现代电子技术       
摘要:
讲述了一种HDLC协议的硬件设计实现,并在FPGA上成功地实现了综合.全部设计方案采用VHDL语言描述.实验结果证明这种设计有效可行,可以满足一些系统的要求.对HDLC功能设计采用的是"Top to Down"("从顶到底")的方法,根据要求的功能先设计出顶层的原理框图,由若干个功能模块组成.再把各个模块细化为子模块,各层的功能用硬件描述语言来实现.设计采用分块处理的方法使各个模块的设计简单灵活、易于修改,适合中小批量通信产品的设计.
推荐文章
基于FPGA的高速网络IP协议处理实现研究
高速网络
嵌入式微处理器
现场可编程门阵列
协议解析
网络层协议处理器的设计与研究
TCP/IP
直接存储器访问
协议处理器
HDLC协议的FPGA实现方法
HDLC协议
FPGA
CRC校验
基于FPGA的HDLC设计实现
雷达
HDLC
FPGA
系统移植
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 HDLC协议处理器的FPGA实现
来源期刊 现代电子技术 学科
关键词 VHDL HDLC FPGA '从顶到底'
年,卷(期) 2005,(11) 所属期刊栏目 电子技术
研究方向 页码范围 106-107,110
页数 3页 分类号 TN919.3
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2005.11.042
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张有根 北京交通大学通信实验室 22 147 6.0 11.0
2 李纯喜 北京交通大学通信实验室 5 371 3.0 5.0
3 潘佳峰 北京交通大学通信实验室 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (3)
同被引文献  (3)
二级引证文献  (1)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
VHDL
HDLC
FPGA
'从顶到底'
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导