基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一个全局优化算法(GOA)对RS(255,239)解码器中的并行钱氏搜索电路进行面积优化.通过查找钱氏搜索电路中GF(Galois field)常数乘法器的公共模2加运算并进行预运算,GOA能够有效地减少电路中异或门的数量,从而减少电路面积.与原有局部优化方法不同,GOA是一个全局优化算法.当每次迭代中同时有多个最大匹配对时,GOA通过选取与其他匹配对关系最小的一对作为最优匹配而不是随机地选择一对,使得当前结果对最终的优化结果影响最小.进一步将基于组的GOA用于GF乘法器组的优化,结果显示相对于直接实现方法,可使并行钱氏搜索电路的面积减少51%,而对GF乘法器的单独优化也能使电路面积减少26%.该优化方法可广泛地用于含有大量模2加运算的并行结构中.
推荐文章
10Gb/s Reed-Solomon(255,239)解码器的设计
Reed Solomon解码器
解关键方程
ME算法
复用
ASIC
10G EPON 中面积优化的 RS(255,223)解码器设计
里德所罗门码
ME算法
RS(255 ,223)
10G EPON
RS(239,255)解码器的FPGA实现
RS解码器
Verilog语言
现场可编程门阵列
一个面积优化的高速RS(255,239)译码器VLSI设计
RS码
流水线结构
Euclid算法
Verilog HDL
超大规模集成电路
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 RS(255,239)解码器并行钱氏搜索电路的面积优化
来源期刊 东南大学学报(英文版) 学科 工学
关键词 RS解码器 钱氏搜索电路 面积优化 GF乘法器
年,卷(期) 2006,(1) 所属期刊栏目
研究方向 页码范围 5-10
页数 6页 分类号 TN722
字数 1375字 语种 英文
DOI 10.3969/j.issn.1003-7985.2006.01.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
2 张军 东南大学射频与光电集成电路研究所 129 1380 21.0 32.0
3 胡庆生 东南大学射频与光电集成电路研究所 43 229 8.0 13.0
4 肖洁 东南大学射频与光电集成电路研究所 11 108 6.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (2)
同被引文献  (10)
二级引证文献  (10)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(3)
  • 引证文献(0)
  • 二级引证文献(3)
2015(4)
  • 引证文献(0)
  • 二级引证文献(4)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
RS解码器
钱氏搜索电路
面积优化
GF乘法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
东南大学学报(英文版)
季刊
1003-7985
32-1325/N
大16开
南京四牌楼2号
1984
eng
出版文献量(篇)
2004
总下载数(次)
1
总被引数(次)
8843
论文1v1指导