基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文中基于CPLD技术实现了一种全数字锁相环.该锁相环用一片XC9572芯片和很少外围元器件,通过硬件电路和软件仿真实现,改进了传统数字锁相环的缺点,在不增大相位误差的情况下,可以大大缩短同步建立时间.
推荐文章
基于CPLD的低频信号全数字锁相环设计
低频时钟信号
全数字锁相环
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
全数字锁相环的设计及分析
全数字锁相环
FPGA
VHDL
数学模型
基于PI控制的全数字锁相环设计
比列积分控制
全数字锁相环
超高速集成电路硬件描述语言
现场可编程门阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 全数字快速锁相环的CPLD实现
来源期刊 军事通信技术 学科 工学
关键词 全数字锁相环 复杂可编程逻辑器件 硬件描述语言
年,卷(期) 2006,(1) 所属期刊栏目 维护与革新
研究方向 页码范围 62-64
页数 3页 分类号 TP336
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (8)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
全数字锁相环
复杂可编程逻辑器件
硬件描述语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
军事通信技术
季刊
32-1289/TN
大16开
江苏省南京市御道街标营二号10号信箱
1980
chi
出版文献量(篇)
1322
总下载数(次)
7
论文1v1指导