基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了利用VHDL硬件描述语言设计的多功能数字钟的思路和技巧.在MAX+PLUSⅡ开发环境中编译和仿真了所设计的程序,并在可编程逻辑器件上下载验证.仿真和验证结果表明,该设计方法切实可行,具有一定的借鉴性.
推荐文章
基于Verilog HDL设计的多功能数字钟
Verilog HDL
硬件描述语言
FPGA
基于多功能数字钟的数字电路项目教学实践
多功能数字钟
数字电路
项目教学
实训
基于FPGA的数字钟设计
VHDL
数字钟
设计
FPGA
一种基于单片机的多功能数字钟
数字钟
MSP430
闹钟
遥控
温度显示
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL的多功能数字钟的设计
来源期刊 工矿自动化 学科 工学
关键词 数字钟 硬件描述语言 VHDL MAX+PLUSⅡ
年,卷(期) 2006,(3) 所属期刊栏目 技术交流
研究方向 页码范围 92-94
页数 3页 分类号 TP39
字数 1954字 语种 中文
DOI 10.3969/j.issn.1671-251X.2006.03.033
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 樊永宁 2 5 1.0 2.0
2 张晓丽 西安科技大学通信与信息工程学院 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (4)
同被引文献  (7)
二级引证文献  (6)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字钟
硬件描述语言
VHDL
MAX+PLUSⅡ
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
工矿自动化
月刊
1671-251X
32-1627/TP
大16开
江苏省常州市木梳路1号中煤科工集团常州自动化研究院内
28-162
1973
chi
出版文献量(篇)
6068
总下载数(次)
11
总被引数(次)
33991
论文1v1指导