基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在嵌入式微处理器对FIFO进行读取操作时,由于一些微处理器本身自带高速缓冲存储器(Cache),会造成读数错误,本文将分析错误原因并给出3种解决此类错误的方案.在编写FIFO接口程序时,可以通过对Cahce进行刷新、禁用或反复赋新地址的方法予以解决.采用以上方法均可以使微处理器从FIFO读出期望的数据,从而降低系统的错误率,提高系统的可靠性.
推荐文章
基于嵌入式DSP以太网接口的设计与实现
嵌入式系统
网络接口
数字信号处理器
PowerPC嵌入式系统中的SDRAM接口设计
PowerPC
Tsi107芯片组
SDRAM
BSP
嵌入式Linux下ARM通过主机接口加载DSP
ARM
DSP
linux驱动程序
HPI bootloader
嵌入式高速DSP在视频图像拼接系统的应用
数字信号处理器
视频图像拼接系统
硬件设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式系统与DSP的高速接口设计
来源期刊 电子测量技术 学科 工学
关键词 S3C4510b 高速缓冲存储器 先入先出存储器 嵌入式系统
年,卷(期) 2006,(4) 所属期刊栏目 嵌入式技术
研究方向 页码范围 36-37
页数 2页 分类号 TP3
字数 1810字 语种 中文
DOI 10.3969/j.issn.1002-7300.2006.04.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王金刚 33 197 8.0 12.0
2 秦承虎 3 8 2.0 2.0
3 杨锡劢 2 9 2.0 2.0
4 单永琳 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (3)
二级引证文献  (6)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
2010(2)
  • 引证文献(0)
  • 二级引证文献(2)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
S3C4510b
高速缓冲存储器
先入先出存储器
嵌入式系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
论文1v1指导