基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
龙芯SoC第一版本(ICT-E32)中集成的是SDRAM控制器,但鉴于SDRAM性能的限制,使其成为提高龙芯SoC性能的瓶颈.为了进一步提高龙芯SoC性能,在新一款中集成了DDR2控制器.因为DDR2采用了新技术,使其实现相对于SDRAM更为复杂,因此预先在FPGA上对其进行实现,以方便对其在整个SoC设计中的集成.目前,该控制器已经通过功能仿真,并在Xilinx公司的Virtex-4系列FPGA上得以实现.
推荐文章
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
基于DDR2 SDRAM的SAR成像转置存储器的FPGA实现
转置存储器
合成孔径雷达
可编程逻辑器件
DDR2 SDRAM控制器
视频解码器验证板的DDR SDRAM控制器的实现
DDR SDRAM
FPGA
H.264
时钟同步
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DDR2 SDRAM控制器的FPGA实现
来源期刊 江南大学学报(自然科学版) 学科 工学
关键词 龙芯SoC 现场可编程逻辑门阵列 第二代DDR同步动态内存
年,卷(期) 2006,(2) 所属期刊栏目 计算机科学
研究方向 页码范围 145-148
页数 4页 分类号 TP273.5|TN4
字数 2507字 语种 中文
DOI 10.3969/j.issn.1671-7147.2006.02.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 须文波 江南大学信息工程学院 409 3078 23.0 34.0
2 胡丹 江南大学信息工程学院 4 74 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (67)
同被引文献  (16)
二级引证文献  (125)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(4)
  • 引证文献(4)
  • 二级引证文献(0)
2008(5)
  • 引证文献(3)
  • 二级引证文献(2)
2009(10)
  • 引证文献(7)
  • 二级引证文献(3)
2010(10)
  • 引证文献(6)
  • 二级引证文献(4)
2011(20)
  • 引证文献(14)
  • 二级引证文献(6)
2012(14)
  • 引证文献(4)
  • 二级引证文献(10)
2013(21)
  • 引证文献(7)
  • 二级引证文献(14)
2014(27)
  • 引证文献(7)
  • 二级引证文献(20)
2015(24)
  • 引证文献(7)
  • 二级引证文献(17)
2016(26)
  • 引证文献(3)
  • 二级引证文献(23)
2017(11)
  • 引证文献(2)
  • 二级引证文献(9)
2018(11)
  • 引证文献(2)
  • 二级引证文献(9)
2019(7)
  • 引证文献(1)
  • 二级引证文献(6)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
龙芯SoC
现场可编程逻辑门阵列
第二代DDR同步动态内存
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
服装学报
双月刊
2096-1928
32-1864/TS
大16开
江苏省无锡市蠡湖大道1800号江南大学31号
28-189
1986
chi
出版文献量(篇)
2812
总下载数(次)
7
总被引数(次)
13179
论文1v1指导