基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
使用FPGA内部资源BlockRam实现异步FIFO,因为未使用外挂FIFO,使得板卡设计结构简单并减少了硬件板卡的干扰,给硬件调试工作带来了方便,也充分体现了FPGA的优势,这种方法对设计异步FIFO的使用具有很好的借鉴意义.实验通过VERILOG编程实现异步FIFO,对程序进行了功能仿真、时序仿真,并下载到FPGA芯片中进行了硬件仿真,实验结果达到了预期的参数要求,完成了FIFO软硬件设计.
推荐文章
异步FIFO在FPGA与DSP通信中的运用
异步FIFO
FPGA与DSP数据通信
EMIFA
基于FPGA的异步FIFO设计
FIFO
亚稳态
格雷码
FPGA
高速异步FIFO的实现
FIFO
异步电路
多时钟系统
亚稳态
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的异步FIFO硬件实现
来源期刊 电子与封装 学科 工学
关键词 FPGA 异步FIFO VERILOG TS流数据
年,卷(期) 2006,(12) 所属期刊栏目 电路设计
研究方向 页码范围 34-36
页数 3页 分类号 TP302.1
字数 1527字 语种 中文
DOI 10.3969/j.issn.1681-1070.2006.12.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王宏臣 31 60 3.0 5.0
2 林咏海 10 29 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (18)
参考文献  (3)
节点文献
引证文献  (6)
同被引文献  (8)
二级引证文献  (7)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FPGA
异步FIFO
VERILOG
TS流数据
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导