基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
描述了用于SDH光纤通信STM-16速率级的2.488 Gbit/s时钟和数据恢复电路.该电路采用基于注入式锁相环和D触发器的电路结构,在标准的0.35 μm CMOS工艺上实现流片.经过测试,当输入长度为231-1的伪随机序列,数据速率为2.488 Gbit/s时,在误码率为10-12的条件下,电路的灵敏度小于20 mV.恢复得到的时钟具有2.8 ps的均方根相位抖动,在100kHz频偏处的相位噪声为-110 dBc/Hz,并具有大于40 MHz的捕获范围.5 V电源供电时,电路消耗680 mW功率.芯片面积为1.49 mm×1 mm.
推荐文章
CMOS2.5 Gb/s时钟恢复电路设计
光纤通信
同步数字体系
时钟恢复电路
CMOS
预处理
锁相环
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
2.5Gb/s0.35μm CMOS时钟恢复芯片
时钟恢复
锁相环
倍频器
CMOS
1.25 Gbit/s 0.25μm CMOS时钟恢复电路
时钟恢复
压控振荡器
鉴频鉴相器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 2.488 Gbit/s 0.35μm CMOS 时钟和数据恢复电路
来源期刊 东南大学学报(英文版) 学科 工学
关键词 时钟恢复 数据恢复 锁相环 预处理器
年,卷(期) 2006,(2) 所属期刊栏目
研究方向 页码范围 143-147
页数 5页 分类号 TN4
字数 363字 语种 英文
DOI 10.3969/j.issn.1003-7985.2006.02.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
2 王欢 东南大学射频与光电集成电路研究所 26 75 6.0 7.0
3 冯军 东南大学射频与光电集成电路研究所 77 348 9.0 12.0
4 熊明珍 东南大学射频与光电集成电路研究所 40 321 10.0 15.0
5 章丽 东南大学射频与光电集成电路研究所 36 217 9.0 12.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (8)
同被引文献  (3)
二级引证文献  (4)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(4)
  • 引证文献(3)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
时钟恢复
数据恢复
锁相环
预处理器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
东南大学学报(英文版)
季刊
1003-7985
32-1325/N
大16开
南京四牌楼2号
1984
eng
出版文献量(篇)
2004
总下载数(次)
1
总被引数(次)
8843
论文1v1指导