基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
给出了一种以8032微处理器为核、配备了FPGA(现场可编程门阵列)的双核芯片E5CSoC(可配置系统芯片)实现HDLC(高级数据链路控制)逻辑的方法,该方法利用片上的CSL(可配置系统逻辑)实现HDLC的帧结构和相关控制模块,并利用片内总线和片内集成的DMA(直接存储器存取)通道实现CSL和MCU(单片机)的数据交换,从而完成整个HDLC功能.该方法相对于专用芯片或FPGA实现表现出突出的灵活性、高效性,且集成度高、功耗小.
推荐文章
基于FPGA的HDLC设计实现
雷达
HDLC
FPGA
系统移植
基于DSP和FPGA的CANopen-HDLC网关设计与实现
CANopen
高级数据链路控制
网关
DSP
FPGA
基于S3C4510B和uClinux的HDLC接口设计实现
S3C4510B
uClinux
HDLC
设备驱动
协议转换
HDLC协议的FPGA实现方法
HDLC协议
FPGA
CRC校验
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CSoC的HDLC设计实现
来源期刊 电子工程师 学科 工学
关键词 CSoC 单片机 HDLC E5 FASTCHIP
年,卷(期) 2006,(6) 所属期刊栏目 通信技术
研究方向 页码范围 17-19
页数 3页 分类号 TN91
字数 2044字 语种 中文
DOI 10.3969/j.issn.1674-4888.2006.06.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈晓曙 东南大学移动通信国家重点实验室 19 124 5.0 11.0
2 贾华忠 东南大学移动通信国家重点实验室 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
CSoC
单片机
HDLC
E5
FASTCHIP
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
信息化研究
双月刊
1674-4888
32-1797/TP
大16开
江苏省南京市
28-251
1975
chi
出版文献量(篇)
4494
总下载数(次)
11
总被引数(次)
24149
论文1v1指导