基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种基于FPGA的1024点自定义24位浮点FFT处理器的设计.采用改进的蝶形运算单元,减小了系统的硬件消耗,改善了系统的性能.采用流水的方式提高了系统的处理速度,使计算与存储器读/写等操作协调一致;浮点算法使得系统具有较高的处理精度.该设计方法可以广泛应用于高速数字信号处理领域.
推荐文章
高吞吐率浮点FFT处理器的FPGA实现研究
FPGA
FFT
蝶形单元
3输入浮点加法器
基于FPGA的高速浮点FFT/IFFT处理器设计与实现
FPGA
单精度浮点
FFT/IFFT
基-2蝶形算法
并行结构
FPGA实现高速FFT处理器的设计
数字信号处理
现场可编程门阵列
快速傅里叶变换
加窗运算
求模平方运算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速浮点FFT处理器的FPGA实现
来源期刊 四川理工学院学报(自然科学版) 学科 工学
关键词 可编程门阵列 浮点快速傅立叶处理器 蝶形 位反序
年,卷(期) 2006,(1) 所属期刊栏目
研究方向 页码范围 60-63
页数 4页 分类号 TP331.1
字数 86字 语种 中文
DOI 10.3969/j.issn.1673-1549.2006.01.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张红雨 电子科技大学电子工程学院 63 729 13.0 24.0
2 丁智泉 电子科技大学电子工程学院 2 23 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (45)
参考文献  (2)
节点文献
引证文献  (23)
同被引文献  (30)
二级引证文献  (92)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(5)
  • 引证文献(5)
  • 二级引证文献(0)
2009(9)
  • 引证文献(4)
  • 二级引证文献(5)
2010(8)
  • 引证文献(5)
  • 二级引证文献(3)
2011(7)
  • 引证文献(2)
  • 二级引证文献(5)
2012(6)
  • 引证文献(2)
  • 二级引证文献(4)
2013(18)
  • 引证文献(0)
  • 二级引证文献(18)
2014(15)
  • 引证文献(1)
  • 二级引证文献(14)
2015(8)
  • 引证文献(0)
  • 二级引证文献(8)
2016(21)
  • 引证文献(1)
  • 二级引证文献(20)
2017(5)
  • 引证文献(0)
  • 二级引证文献(5)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(5)
  • 引证文献(0)
  • 二级引证文献(5)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
可编程门阵列
浮点快速傅立叶处理器
蝶形
位反序
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
四川理工学院学报(自然科学版)
双月刊
1673-1549
51-1687/N
四川省自贡市汇兴路学苑街180号
chi
出版文献量(篇)
2774
总下载数(次)
3
总被引数(次)
12372
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导