基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍一种用于千兆以太网的1.25 Gb/s分接器电路.该电路实现了1路1.25 Gb/s高速差分数据到10路125 Mb/s低速并行单端数据的分接功能.电路采用树型分接器结构进行设计,包含一个高速1:2分接器电路和两个低速1:5分接器电路.芯片采用台湾TSMC的0.25 μm混合信号标准CMOS工艺进行设计,后仿真结果表明,所设计电路完全达到了千兆以太网的系统要求,可以工作在1.25 Gb/s的数据速率上.
推荐文章
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
10 Gbit/s 0.25 μm CMOS 1:4分接器
光接收机
CMOS
分接器
锁存器
12Gb/s 0.25μm CMOS低功耗1:4分接器
分接器
锁存器
CMOS
光接收机
0.25 μm CMOS工艺10位150 MHz流水线型ADC设计
模数转换器
流水线
自举开关
低功耗
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于0.25μm CMOS工艺的1.25Gb/s1:10分接器设计
来源期刊 电子器件 学科 工学
关键词 千兆以太网 分接器 PMA层 1:2分接电路 1:5分接电路 SCFL逻辑 Comma检测
年,卷(期) 2006,(1) 所属期刊栏目
研究方向 页码范围 25-28
页数 4页 分类号 TN453|TN915
字数 1836字 语种 中文
DOI 10.3969/j.issn.1005-9490.2006.01.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
2 夏昊天 东南大学射频与光电集成电路研究所 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (5)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
千兆以太网
分接器
PMA层
1:2分接电路
1:5分接电路
SCFL逻辑
Comma检测
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导