基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文提出了一种新型的适用于USB2.0高速模式480MHz时钟产生的单片锁相环(PLL)电路.该PLL电路由一个鉴频鉴相器电路、一个电荷泵、一个低通滤波器、一个压控振荡器和分频器组成.论文着重对由环型差分对组成的压控振荡器电路进行了优化.电路的设计基于TSMC的0.25(m CMOS混合信号模型,电路的前后仿真结果表明该电路不仅能产生频率为480MHz的时钟信号,并且抖动(jitter)只有2ps rms,锁定时间(lock time)是1.8(s,完全满足USB2.0接口芯片对PLL的要求.
推荐文章
用于频率综合的电荷泵锁相环电路设计
锁相环
频率合成器
相位噪声
电荷泵
基于数字锁相环的温控变频电路设计
数字锁相环
相位同步
温度控制
频率变换
新型高速串行接口链路层的电路设计与实现
USB2.0
并行处理
数据恢复
全数字锁相环
先入先出缓存器
高速PLL电路中的电荷泵电路设计
电荷泵
锁相环
正反馈
带隙基准
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种新型的用于高速串行接口电路的单片锁相环电路设计
来源期刊 电路与系统学报 学科 工学
关键词 锁相环 鉴频鉴相器 低通滤波器 压控振荡器
年,卷(期) 2006,(2) 所属期刊栏目 论文
研究方向 页码范围 42-45
页数 4页 分类号 TN432
字数 1977字 语种 中文
DOI 10.3969/j.issn.1007-0249.2006.02.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 严晓浪 浙江大学超大规模集成电路研究所 246 1634 19.0 29.0
2 何乐年 浙江大学超大规模集成电路研究所 88 869 16.0 26.0
3 温显光 浙江大学超大规模集成电路研究所 2 19 2.0 2.0
4 孙振国 浙江大学超大规模集成电路研究所 5 37 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (8)
1980(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
锁相环
鉴频鉴相器
低通滤波器
压控振荡器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统学报
双月刊
1007-0249
44-1392/TN
16开
广东省广州市
1996
chi
出版文献量(篇)
2090
总下载数(次)
5
总被引数(次)
21491
论文1v1指导