原文服务方: 湖南大学学报(自然科学版)       
摘要:
针对数字电路设计中面积和速度相互矛盾的问题,提出了AES算法的一种优化处理方法,将加密和解密共用一个存储器,并以此为基础针对密钥分组为128位的情况,对硬件结构进行了优化处理,使密钥扩展与加/解密模块共用4个替换盒,充分利用了硬件资源,达到较高的速度/面积比,由此设计出了适合IC卡的AES协处理器,并用Xilinx公司的集成开发软件XilinixISE6.0对该设计进行功能仿真、布局布线后仿真验证,结果证明本设计优化设计方案的可行性达到了IC卡对AES协处理器的要求.
推荐文章
适于IC卡的DES芯片的正向设计
DES
Verilog HDL
IC卡
FPGA
IC卡电子压力表的设计
IC卡
测量
压力
基于FPGA的RAID控制卡实现及仿真研究
现场可编程逻辑阵列
磁盘阵列
仿真
输入/输出缓冲器信息标准
信号完整性
非接触IC卡无线数据采集系统设计
非接触式IC卡
数据采集
无线传输
系统设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 IC卡的优化设计及FPGA仿真
来源期刊 湖南大学学报(自然科学版) 学科
关键词 密钥 仿射 AES
年,卷(期) 2006,(2) 所属期刊栏目 机电工程
研究方向 页码范围 66-69
页数 4页 分类号 TP309
字数 语种 中文
DOI 10.3321/j.issn:1000-2472.2006.02.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵欢 湖南大学应用物理系 45 295 10.0 14.0
2 胡锦 湖南大学应用物理系 41 209 7.0 12.0
3 张红南 湖南大学应用物理系 25 100 5.0 8.0
4 邓蓉 湖南大学应用物理系 4 11 2.0 3.0
5 刘晓巍 湖南大学应用物理系 3 28 2.0 3.0
6 张卫青 湖南大学应用物理系 3 10 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (76)
参考文献  (7)
节点文献
引证文献  (4)
同被引文献  (5)
二级引证文献  (18)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(3)
  • 参考文献(2)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(2)
  • 参考文献(2)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(4)
  • 引证文献(0)
  • 二级引证文献(4)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
密钥
仿射
AES
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
湖南大学学报(自然科学版)
月刊
1674-2974
43-1061/N
16开
1956-01-01
chi
出版文献量(篇)
4768
总下载数(次)
0
总被引数(次)
41941
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导