作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章详细介绍了基于CMOS的芯片I/O缓冲电路分类,功能,电路及版图设计的一些考虑以及芯片引脚的静电保护问题.
推荐文章
一种CMOS新型ESD保护电路设计
静电放电(ESD)保护
栅极接地NMOS
抗静电
电流集边效应
低成本
RFID的多功能ESD保护电路设计
ESD
RFID
射频限压电路
人体模型
一种高性能ESD电源钳位电路设计
ESD
电源钳位
反馈
误触发
CMOS集成电路中电源和地之间的ESD保护电路设计
互补型金属氧化物集成电路
静电放电
保护电路
电源和地
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 芯片I/O缓冲及ESD电路设计
来源期刊 电子质量 学科 工学
关键词 I/O 缓冲电路 静电保护 CMOS
年,卷(期) 2006,(11) 所属期刊栏目 可靠性分析与研究
研究方向 页码范围 32-35
页数 4页 分类号 TN432
字数 1836字 语种 中文
DOI 10.3969/j.issn.1003-0107.2006.11.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 湛伟 1 11 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (11)
同被引文献  (4)
二级引证文献  (4)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(5)
  • 引证文献(3)
  • 二级引证文献(2)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
I/O
缓冲电路
静电保护
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
广州市五羊新城广兴花园32号一层
46-39
1980
chi
出版文献量(篇)
7058
总下载数(次)
32
总被引数(次)
15176
论文1v1指导