基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
锁相环(PLL,Phase Locking Loop)是指一种电路或者模块,它用于在通信的接收机中,其作用是对接收到的信号进行处理,并从其中提取某个时钟的相位信息。或者说,对于接收到的信号,仿制一个时钟信号,使得这两个信号从某种角度来看是同步的。由于锁定情形下,即完成捕捉后,该仿制的时钟信号相对于接收到的信号中的时钟信号具有一定的相差,所以很形象地称其为锁相器。
推荐文章
锁相环建模研究及仿真分析
锁相环
模型
PSpice
仿真
3.5GHz锁相环的设计
整数型锁相环
压控振荡器
电荷泵
高频锁相环的可测性设计
可测性设计
边界扫描
锁相环
高频
数字锁相环相位噪声影响因素分析
数字锁相环
相位噪声
频率合成器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 什么是锁相环?
来源期刊 电源世界 学科 工学
关键词 锁相环 时钟信号 PHASE 接收机 相位信息 行处理 仿制 通信
年,卷(期) 2006,(5) 所属期刊栏目
研究方向 页码范围 56
页数 1页 分类号 TN911.8
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁相环
时钟信号
PHASE
接收机
相位信息
行处理
仿制
通信
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电源世界
双月刊
1561-0349
大16开
北京市团结湖北路2号
1998
chi
出版文献量(篇)
8016
总下载数(次)
25
总被引数(次)
6309
论文1v1指导