基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用FPGA芯片10 K30构建了一个PDH通信二次群分接器,可成功地从速率为8 448 Kbit/s的PDH通信二次群中捕获帧同步码并进行数据分流,还原为4路基群数据码流.给出了相应的硬件设计图以及部分VHDL源程序及仿真波形图.
推荐文章
PDH通信二次群复接器在CPLD中的实现
准同步
复接
复杂可编程逻辑器件
二次群
航管二次监视雷达地面询问编码器的FPGA设计
航管二次监视雷达
询问器
常规模式
S模式
基于二次调制的远程通信信息安全系统设计
信息安全
远程通信
二次调制
框架设计
安全需求
性能验证
PDH通信二次群复接器在CPLD中的实现
准同步
复接
复杂可编程逻辑器件
二次群
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的PDH通信二次群分接器设计
来源期刊 电声技术 学科 工学
关键词 现场可编程门阵列 超高速集成电路硬件描述语言 准同步数字系列 分接器
年,卷(期) 2006,(11) 所属期刊栏目 器件与电路
研究方向 页码范围 33-36
页数 4页 分类号 TN91
字数 2524字 语种 中文
DOI 10.3969/j.issn.1002-8684.2006.11.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 景新幸 桂林电子科技大学通信与信息工程系 106 690 13.0 21.0
2 高原 桂林电子科技大学通信与信息工程系 145 940 14.0 24.0
3 刘震 桂林电子科技大学通信与信息工程系 2 11 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
超高速集成电路硬件描述语言
准同步数字系列
分接器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电声技术
月刊
1002-8684
11-2122/TN
大16开
北京市朝阳区酒仙桥北路乙7号
2-355
1977
chi
出版文献量(篇)
6327
总下载数(次)
24
总被引数(次)
16603
论文1v1指导