基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了RS(255,223)编译码器的设计,并根据编译码器的不同特点,采用不同结构的GF(28)乘法器.编码器利用多项式除法,采用并行结构;译码器采用Euclid算法,关键模块采用了串并结合的结构.同时给出了算法的FPGA实现,按照自上而下的设计流程,在保证速度的同时最大限度地减少了资源占用.
推荐文章
RS(255,223)译码器的设计与FPGA实现
RS译码器
MEA算法
FPGA
基于FPGA的RS(255,223)译码器的设计
RS码
时域译码
FPGA
CCSDS
基于FPGA的RS(255,223)编码器的设计
RS码
编码器
FPGA
CCSDS
(255,223)RS码硬件译码器的实现
RS码
硬件译码器
处理速率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 RS(255,223)编译码器的设计与FPGA实现
来源期刊 电视技术 学科 工学
关键词 RS码 Eculid算法 FPGA芯片 有限域乘法/求逆器 高清晰度电视
年,卷(期) 2006,(11) 所属期刊栏目 电路与应用
研究方向 页码范围 17-19,31
页数 4页 分类号 TN94
字数 2660字 语种 中文
DOI 10.3969/j.issn.1002-8692.2006.11.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘兴钊 上海交通大学电子工程系 55 287 9.0 13.0
2 向征 上海交通大学电子工程系 4 19 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (28)
参考文献  (7)
节点文献
引证文献  (13)
同被引文献  (6)
二级引证文献  (23)
1982(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1985(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(2)
  • 参考文献(1)
  • 二级参考文献(1)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(2)
  • 参考文献(2)
  • 二级参考文献(0)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(7)
  • 引证文献(6)
  • 二级引证文献(1)
2011(2)
  • 引证文献(0)
  • 二级引证文献(2)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(9)
  • 引证文献(2)
  • 二级引证文献(7)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(5)
  • 引证文献(1)
  • 二级引证文献(4)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
RS码
Eculid算法
FPGA芯片
有限域乘法/求逆器
高清晰度电视
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
总被引数(次)
42632
论文1v1指导