基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了减少扫描链中扫描时间和关键路径时延,提出了一种嵌入式模拟器.在JTAG接口协议的基础上,增加指令和扫描链,同时通过测试访问端(TAP)控制把串行输入转换成并行输出,并行访问数字信号处理器的寄存器文件和片上存储器单元,实现嵌入式模拟器.实验结果表明,该模拟器可以实时仿真和调试16位数字信号处理器,并实现单步、断点和跟踪等调试功能.该模拟器减少了扫描时间和扫描链对关键路径的影响,加快了芯片的测试速度和开发进程.
推荐文章
基于嵌入式系统模拟器的测试平台构架
嵌入式模拟器
测试平台
插桩
ARMulator
Proemulator
支持嵌入式操作系统的ARM能耗模拟器设计
嵌入式操作系统
能耗混杂
能耗模拟器
基于中频模拟器的雷达嵌入式仿真训练系统
嵌入式仿真
中频模拟器
雷达
训练系统
一种软硬件结合的新型嵌入式模拟器
A RM模拟器
二进制解释执行
硬件接口
地址空间
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式模拟器中的JTAG应用
来源期刊 浙江大学学报(工学版) 学科 工学
关键词 JTAG接口 数字信号处理器 扫描链 测试访问端 嵌入式模拟器
年,卷(期) 2006,(1) 所属期刊栏目 自动化技术、计算机技术
研究方向 页码范围 20-24
页数 5页 分类号 TP311
字数 4012字 语种 中文
DOI 10.3785/j.issn.1008-973X.2006.01.005
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘鹏 浙江大学信息与电子工程学系 78 817 15.0 26.0
2 姚庆栋 浙江大学信息与电子工程学系 107 768 16.0 21.0
3 郑德春 浙江大学信息与电子工程学系 5 39 3.0 5.0
4 余巧燕 浙江大学信息与电子工程学系 2 30 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (18)
同被引文献  (3)
二级引证文献  (0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(3)
  • 引证文献(3)
  • 二级引证文献(0)
2012(3)
  • 引证文献(3)
  • 二级引证文献(0)
2013(3)
  • 引证文献(3)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
JTAG接口
数字信号处理器
扫描链
测试访问端
嵌入式模拟器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(工学版)
月刊
1008-973X
33-1245/T
大16开
杭州市浙大路38号
32-40
1956
chi
出版文献量(篇)
6865
总下载数(次)
6
总被引数(次)
81907
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导