基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
指令二进制码的译码过程是指令集模拟器、反汇编器以及调试器等软件的重要组成部分,译码效率直接影响到这类工具的性能.硬件译码中多个逻辑表达式可并发求值,而软件译码是串行过程,速率较低,成为ISS等软件工具性能提升的瓶颈.随着ISS由简单的解释型发展为编译型,二进制码译码器也随之朝着性能提升、可适用于多种体系结构、易于软件维护的方向发展.本文分析现有的典型指令模拟器的译码部分,并对其进行分类:由简单的逐条指令译码过程构成的循环,发展至直观的译码结果的缓存,再到利用编译器对译码过程的加速,以及针对ISS便于向多种体系结构移植而构建的译码器生成算法的研究.分析各种译码方式的优缺点,包括速率、可移植性及软件维护性等方面.
推荐文章
二进制译码器逻辑功能的Multisim仿真方案
二进制译码器
Multisim
字组产生器
逻辑分析仪
二进制BCH编译码的DSP实现
DSP
BCH码
纠错
编译码
64位高性能冗余二进制-二进制数转换器的设计
RB-NB转换器
并行前缀加法器
进位跳跃加法器
冗余二进制乘法器
二进制译码器逻辑功能的Multisim仿真方案
二进制译码器
Multisim
字组产生器
逻辑分析仪
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 二进制译码器综述
来源期刊 系统仿真学报 学科 工学
关键词 二进制码译码器 指令集模拟器 转换缓存 编译型模拟 决策树 可移植性
年,卷(期) 2006,(z2) 所属期刊栏目 信息、控制与仿真
研究方向 页码范围 777-780
页数 4页 分类号 TP3
字数 4765字 语种 中文
DOI 10.3969/j.issn.1004-731X.2006.z2.219
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高小鹏 北京航空航天大学计算机学院 59 425 11.0 18.0
2 万寒 北京航空航天大学计算机学院 2 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (7)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(0)
  • 二级引证文献(3)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
二进制码译码器
指令集模拟器
转换缓存
编译型模拟
决策树
可移植性
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
系统仿真学报
月刊
1004-731X
11-3092/V
大16开
北京市海淀区永定路50号院
82-9
1989
chi
出版文献量(篇)
14694
总下载数(次)
35
总被引数(次)
173926
论文1v1指导