原文服务方: 现代电子技术       
摘要:
PN码同步是直接序列扩频通信系统实现正确解调的首要条件,由于发送端和接收端的时钟不同所造成的码片相位偏移将影响到传输数据的正确接收,因此根据PN码良好的自相关特性,提出了一种在基带数字信号处理中基于FPGA的能有效锁定发送端和接收端时钟,实现PN码同步的方案.并结合系统框图具体分析了同步捕获和跟踪中各个模块的功能和实现方法,跟踪模块中涉及到模拟电路部分的也给出了具体的电路设计,最后说明了调试过程中的一些问题及解决技巧.
推荐文章
基于多相滤波的数字接收机的FPGA实现
数字信道化接收机
多相滤波
参数估计
FPGA
高性能维特比在卫星导航接收机中FPGA实现
Viterbi译码器
GPS/GALILEO接收机
卷积码
FPGA
深空接收机同步算法设计及实现
深空通信
科斯塔斯环
早迟门
相位补偿
现场可编程门阵列
QAM接收机码元同步算法的研究
QAM
码元同步
星座图
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DSSS接收机中PN码同步的FPGA实现
来源期刊 现代电子技术 学科
关键词 同步捕获 跟踪 模拟PLL FPGA
年,卷(期) 2006,(6) 所属期刊栏目 微电子技术
研究方向 页码范围 114-116
页数 3页 分类号 TN919.3
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2006.06.048
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐芳 北京交通大学现代通信研究所 1 3 1.0 1.0
2 梅晓 北京交通大学现代通信研究所 1 3 1.0 1.0
3 李司 北京交通大学现代通信研究所 2 6 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (1)
参考文献  (2)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
同步捕获
跟踪
模拟PLL
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导