原文服务方: 计算机应用研究       
摘要:
在基于SoC(System on Chip)技术的实时信号处理系统中,设计了全新的具有容错纠错自适应的二级冗余体系结构的存储系统,对新系统的可靠性进行了量化分析.在较小代价下,新系统的可靠性有显著的提高.
推荐文章
SoC实时信号处理系统中的存储系统设计
SoC
IC
DDR存储系统
实时信号处理系统
SoC实时信号处理系统中的存储系统设计
SoC
IC
DDR存储系统
实时信号处理系统
基于 SoC FPGA 的文字分割系统设计
SoC FPGA
硬核处理系统
Linux
文字分割
分水岭算法
基于FPGA的智能分区存储系统设计
存储器
智能分区
数据续存
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SoC的实时信号处理系统中存储系统的容错设计
来源期刊 计算机应用研究 学科
关键词 SoC EDAC DDR存储系统 实时信号处理系统 容错纠错自适应 二级冗余
年,卷(期) 2006,(1) 所属期刊栏目 网络通信
研究方向 页码范围 190-192
页数 3页 分类号 TN919.3+3
字数 语种 中文
DOI 10.3969/j.issn.1001-3695.2006.01.063
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩承德 中国科学院计算技术研究所 53 704 14.0 24.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SoC
EDAC
DDR存储系统
实时信号处理系统
容错纠错自适应
二级冗余
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用研究
月刊
1001-3695
51-1196/TP
大16开
1984-01-01
chi
出版文献量(篇)
21004
总下载数(次)
0
总被引数(次)
238385
论文1v1指导