原文服务方: 现代电子技术       
摘要:
提出了一种采用Altera公司开发的DSP Builder技术实现数字滤波器的设计方案.以一个16阶低通FIR数字滤波器,并采用状态机控制采样信号作为滤波器的输入信号,通过生成的.bsf文件设计系统的顶层电路,设计并完成了在联星科技的NC-EDA-2000C实验箱上滤波器的软硬件仿真与验证.结果表明,电路工作正确可靠,能满足设计要求.
推荐文章
基于FPGA的FIR数字滤波器设计与实现
FPGA
DSP Builder
FIR数字滤波器
ModelSim功能仿真
基于Matlab和FPGA的FIR数字滤波器设计及实现
FIR数字滤波器
FPGA
Verilog HDL
Matlab
优化FIR数字滤波器的FPGA实现
Matlab
Booth算法
CSA算法
ISE
基于IP Core的FIR数字滤波器的FPGA实现
可编程逻辑门陈列
有限冲击响应
IP核
伪信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字滤波器的设计与实现
来源期刊 现代电子技术 学科
关键词 数字滤波器 现场可编程门阵列 DSP Builder 状态机
年,卷(期) 2006,(15) 所属期刊栏目 数控技术
研究方向 页码范围 70-71
页数 2页 分类号 TN713+.7
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (21)
参考文献  (1)
节点文献
引证文献  (15)
同被引文献  (10)
二级引证文献  (20)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(5)
  • 引证文献(3)
  • 二级引证文献(2)
2010(4)
  • 引证文献(1)
  • 二级引证文献(3)
2011(5)
  • 引证文献(2)
  • 二级引证文献(3)
2012(3)
  • 引证文献(0)
  • 二级引证文献(3)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(4)
  • 引证文献(1)
  • 二级引证文献(3)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(4)
  • 引证文献(2)
  • 二级引证文献(2)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字滤波器
现场可编程门阵列
DSP Builder
状态机
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导