原文服务方: 现代电子技术       
摘要:
与ASIC(专用集成电路)的时钟电路相比,基于FPGA(现场可编程门阵列)的时钟电路有其自身的特点.FPGA一般提供专用时钟资源搭建时钟电路,相应的综合工具也能够自动使用这些资源,但是针对门控时钟和时钟分频电路,如果直接使用综合工具自动处理的结果,会造成较大的时钟偏差.通过合理使用DCM(数字时钟管理单元)和BUFGMUX(全局时钟选择缓冲器)等FPGA的特殊资源,手动搭建时钟电路,可以尽可能地减少时钟偏差对电路时序的影响.
推荐文章
星载FPGA内时序电路设计与时钟控制技术分析
星载FPGA
全局时钟网络
时序电路
时钟偏斜
时钟偏斜补偿电路设计与实现
时钟偏斜补偿
时钟系统稳定性
可靠性设计
基于FPGA的同步时钟报文检测电路的设计
IEEE 1588协议
MII接口
网络时钟同步
同步报文检测
一种新型混合信号时钟延时锁定环电路设计
延时锁定环(DLL)
电荷泵
数字鉴相器
压控延时线(VCDL)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于BUFGMUX与DCM的FPGA时钟电路设计
来源期刊 现代电子技术 学科
关键词 现场可编程门阵列 时钟 全局时钟选择缓冲器 电路时序
年,卷(期) 2006,(2) 所属期刊栏目 数字模拟电路
研究方向 页码范围 141-143
页数 3页 分类号 TP331
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2006.02.053
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋威 北京工业大学电子信息与控制工程学院 8 87 5.0 8.0
2 方穗明 北京工业大学电子信息与控制工程学院 12 139 6.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (20)
同被引文献  (4)
二级引证文献  (40)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(6)
  • 引证文献(3)
  • 二级引证文献(3)
2009(10)
  • 引证文献(3)
  • 二级引证文献(7)
2010(9)
  • 引证文献(5)
  • 二级引证文献(4)
2011(6)
  • 引证文献(0)
  • 二级引证文献(6)
2012(7)
  • 引证文献(2)
  • 二级引证文献(5)
2013(5)
  • 引证文献(0)
  • 二级引证文献(5)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(5)
  • 引证文献(2)
  • 二级引证文献(3)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
现场可编程门阵列
时钟
全局时钟选择缓冲器
电路时序
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导