作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用CSM0.35μm CMOS工艺,设计了3.125 Gbit/s4:1复接器.系统采用树型结构,由两个并行的低速2:1复接单元和一个高速2:1复接单元级联而成.低速单元采用带有电平恢复的传输管逻辑实现,高速单元采用动态传输门逻辑实现.具体电路由锁存器、选择器、分频器以及输入输出缓冲组成.复接器芯片面积为0.675mm×0.6mm.3.3V电源电压下,芯片整体功耗小于130mW,核心功耗是25mW.最高工作速率可达4Gbit/s.
推荐文章
低功耗0.18μm 10 Gbit/s CMOS1∶4分接器设计
分接器
低功耗
动态CMOS逻辑
10Gb/s0.18μm CMOS工艺复接器设计
复接器
D锁存器
CMOS工艺
时钟偏差
20 Gbit/s低功耗0.18 μm CMOS 1∶2分接器
分接器
动态负载
低功耗
高速度
超高速低功耗CMOS4:1复接器
CMOS逻辑
复接器
超高速
低功耗
工艺角
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低功耗0.35μm3.125 Gbit/s CMOS 4:1复接器
来源期刊 电子器件 学科 工学
关键词 CMOS 复接器 低功耗 光纤通信
年,卷(期) 2007,(2) 所属期刊栏目
研究方向 页码范围 411-414
页数 4页 分类号 TN432
字数 2192字 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.02.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 冯军 东南大学射频与光电集成电路研究所 77 348 9.0 12.0
2 管忻 东南大学射频与光电集成电路研究所 3 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (4)
二级引证文献  (2)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
CMOS
复接器
低功耗
光纤通信
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导