基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对用数字信号处理器(DSP)实现的自适应滤波器处理速度低、抗干扰性差和编写底层HDL代码用现场可编程门阵列FPGA实现开发效率低的缺点,该文利用最新DSP Builder工具建立了基于最小均方误差(LMS)算法的8阶二进制频移键控(2FSK)信号去噪自适应滤波器的模型,在EPFl0K100EQC208-1器件上设计出了处理速度为36.63 MHz的8阶自适应滤波器,其速度是通过编写底层VHDL代码设计的自适应滤波器7倍,是采用DSP通用处理器TMS320C54X设计的自适应滤波器的25倍.
推荐文章
自适应LMS滤波器在FPGA中的实现
自适应滤波
FPGA
LMS
VHDL语言
基于LMS算法的自适应滤波器仿真实现
自适应滤波器
Matlab
最小均方算法
FIR
基于FPGA的流水线LMS自适应滤波器设计
现场可编程门阵列
流水线
最小均方自适应滤波器
自适应滤波器LMS算法的DSP实现
自适应滤波器
LMS算法
DSP
FIR
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 LMS自适应滤波器FPGA实现的新方法
来源期刊 压电与声光 学科 工学
关键词 LMS算法 自适应滤波器 2FSK DSPBuilder FPGA 实现
年,卷(期) 2007,(1) 所属期刊栏目 实验技术与测试方法
研究方向 页码范围 87-89
页数 3页 分类号 TN911.72|TP319
字数 2114字 语种 中文
DOI 10.3969/j.issn.1004-2474.2007.01.029
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高金定 中南大学物理学院 15 96 5.0 9.0
2 刘雄飞 中南大学物理学院 63 517 13.0 21.0
3 齐海兵 中南大学物理学院 5 58 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (35)
同被引文献  (37)
二级引证文献  (70)
2001(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(4)
  • 引证文献(4)
  • 二级引证文献(0)
2009(3)
  • 引证文献(2)
  • 二级引证文献(1)
2010(8)
  • 引证文献(5)
  • 二级引证文献(3)
2011(6)
  • 引证文献(2)
  • 二级引证文献(4)
2012(9)
  • 引证文献(5)
  • 二级引证文献(4)
2013(16)
  • 引证文献(5)
  • 二级引证文献(11)
2014(6)
  • 引证文献(2)
  • 二级引证文献(4)
2015(9)
  • 引证文献(2)
  • 二级引证文献(7)
2016(15)
  • 引证文献(4)
  • 二级引证文献(11)
2017(14)
  • 引证文献(1)
  • 二级引证文献(13)
2018(7)
  • 引证文献(0)
  • 二级引证文献(7)
2019(6)
  • 引证文献(2)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
LMS算法
自适应滤波器
2FSK
DSPBuilder
FPGA
实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
压电与声光
双月刊
1004-2474
50-1091/TN
大16开
重庆市南岸区南坪花园路14号
1979
chi
出版文献量(篇)
4833
总下载数(次)
4
总被引数(次)
27715
论文1v1指导