基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计实现了一种应用于IEEE 802.11a收发信机的PLL频率综合器中的可编程分频器.介绍了逻辑综合、版图规划、布局布线等VLSI设计流程的关键步骤,通过将后端信息返标到前端设计工具,生成自定义线负载模型,优化了深亚微米工艺下的设计流程.可编程分频器采用Artisan TSMC 0.18 μm CMOS标准单元库设计并流片.芯片内核面积为1 360.5 μm2,可工作在100~200 MHz的频率范围.测试结果表明芯片能够完成精确的分频比.
推荐文章
0.18μm CMOS PLL频率综合器中可编程分频器的设计与实现
可编程分频器
频率综合器
标准单元
CMOS
高速CMOS可编程分频器的研究与设计
可编程分频器
CMOS
0.18um工艺
高输入带宽
锁存器
应用于频率合成器的宽分频比CMOS可编程分频器设计
可编程分频器
吞脉冲结构
4/5预分频器
检测和置数逻辑
基于0.18μm CMOS工艺的ZigBee分频器设计
吞咽分频器
整数分频锁相环
双模量前置分频器
ZigBee
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于0.18μm CMOS标准单元的可编程分频器设计
来源期刊 东南大学学报(英文版) 学科 工学
关键词 可编程分频器 频率综合器 标准单元 CMOS
年,卷(期) 2007,(1) 所属期刊栏目
研究方向 页码范围 31-34
页数 4页 分类号 TN453
字数 325字 语种 英文
DOI 10.3969/j.issn.1003-7985.2007.01.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡庆生 东南大学射频与光电集成电路研究所 43 229 8.0 13.0
2 何小虎 东南大学射频与光电集成电路研究所 6 39 3.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (3)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(3)
  • 参考文献(2)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(2)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可编程分频器
频率综合器
标准单元
CMOS
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
东南大学学报(英文版)
季刊
1003-7985
32-1325/N
大16开
南京四牌楼2号
1984
eng
出版文献量(篇)
2004
总下载数(次)
1
总被引数(次)
8843
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导