基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
半导体技术的发展以及系统芯片应用复杂度的不断增长,使得片上互连结构的吞吐量、功耗、信号完整性、延迟以及时钟同步等问题更加复杂,出现了以片上网络为核心的通信结构.由于系统芯片结构和片上通信的固有特性,从提高通信性能和降低硬件开销的角度进行层次化片上网络的设计对系统芯片的发展具有重要意义.本文提出了层次化的片上网络设计方法,根据实现工艺和应用需求,进行层次划分,产生若干个IP子集(将这个子集称为"簇"),按照簇间的通信需求进行片上网络的设计.实验表明,采用层次化的片上网络设计方法,能够有效提高系统性能,降低硬件实现的开销,同时满足一定的服务质量要求.
推荐文章
片上网络的分析与设计
片上网络
拓扑结构
路由策略
多处理器片上系统
wormhole
hot potato
转发器设计
基于多FPGA的片上网络模拟平台设计和实现
现场可编程门阵列(FPGA)
模拟平台
片上网络
软硬件
基于参数的层次化 Mesh 互连片上网络结构
片上网络
参数化设计
分簇结构
层次化互连
基于 RapidIO的片上网络扩展接口设计与实现
RapidIO
片上网络
片间通信
扩展接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 层次化的片上网络设计方法
来源期刊 北京大学学报(自然科学版) 学科 工学
关键词 层次化 片上网络 系统芯片 设计方法
年,卷(期) 2007,(5) 所属期刊栏目 研究论文
研究方向 页码范围 669-676
页数 8页 分类号 TP302
字数 8349字 语种 中文
DOI 10.3321/j.issn:0479-8023.2007.05.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 程旭 北京大学微处理器研究开发中心 85 436 11.0 16.0
2 王宏伟 北京大学微处理器研究开发中心 10 82 6.0 9.0
3 陆俊林 北京大学微处理器研究开发中心 12 70 4.0 8.0
4 杨佟冬 北京大学微处理器研究开发中心 1 11 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (2)
节点文献
引证文献  (11)
同被引文献  (7)
二级引证文献  (4)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
层次化
片上网络
系统芯片
设计方法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
北京大学学报(自然科学版)
双月刊
0479-8023
11-2442/N
16开
北京海淀北京大学校内
2-89
1955
chi
出版文献量(篇)
3152
总下载数(次)
8
总被引数(次)
52842
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导