作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文研究了在CMOS工艺中I/O电路的ESD保护结构设计以及相关版图的要求,其中重点讨论了PAD到VSS电流通路的建立.
推荐文章
亚微米CMOS电路中VDD-VSS ESD保护结构的设计
亚微米CMOS IC
ESD
VDD-VSS电压钳位结构
低阻抗大电流泄放通道
CMOS集成电路中电源和地之间的ESD保护电路设计
互补型金属氧化物集成电路
静电放电
保护电路
电源和地
CMOS集成电路的ESD设计技术
互补金属氧化物半导体
集成电路
静电放电
技术
设计
一种基于CMOS工艺的新型结构ESD保护电路
静电放电
保护电路
传输线脉冲
人体模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CMOS电路中ESD保护结构的设计
来源期刊 中国集成电路 学科 工学
关键词 ESD保护电路 ESD设计窗口 ESD电流通路
年,卷(期) 2007,(6) 所属期刊栏目 设计
研究方向 页码范围 37-41,53
页数 6页 分类号 TN4
字数 3414字 语种 中文
DOI 10.3969/j.issn.1681-5289.2007.06.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王大睿 上海交通大学微电子工程系 1 35 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (35)
同被引文献  (8)
二级引证文献  (16)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(4)
  • 引证文献(3)
  • 二级引证文献(1)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(4)
  • 引证文献(4)
  • 二级引证文献(0)
2012(4)
  • 引证文献(3)
  • 二级引证文献(1)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(5)
  • 引证文献(4)
  • 二级引证文献(1)
2016(8)
  • 引证文献(5)
  • 二级引证文献(3)
2017(6)
  • 引证文献(2)
  • 二级引证文献(4)
2018(6)
  • 引证文献(4)
  • 二级引证文献(2)
2019(4)
  • 引证文献(2)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
ESD保护电路
ESD设计窗口
ESD电流通路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导