基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对用FPGA实现的高速自适应滤波器与高速ADC数据处理速度不匹配、容易产生串扰等问题,提出了一种基于异步FIFO技术的高速采样自适应滤波系统方案,选用双通道高速AD9238-40作为前置输入级,用片内异步FIFO作高速缓存,用FPGA控制采样与滤波,给出了系统的结构框图,对异步FIFO与采样滤波控制器进行了仿真,并将异步FIFO与采样滤波控制器集成在同一FPGA上,完成了对双通道高速AD9238与自适应滤波器的高速匹配控制.仿真结果表明:该方案既能降低系统的成本,又能有效降低高频可能引起的干扰,对于高速实时电路处理具有一定的参考意义.
推荐文章
高速采样自适应滤波系统的集成设计与仿真
自适应滤波器
异步FIFO
高速采样
集成设计
基于FPGA的异步FIFO设计
FIFO
亚稳态
格雷码
FPGA
高速异步FIFO设计
先进先出
verilog
异步
读写数据宽度不同的异步FIFO设计
FPGA
异步
FIFO
格雷码
Verilog
总线匹配
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于异步FIFO的高速采样自适应滤波系统的设计
来源期刊 电测与仪表 学科 工学
关键词 异步FIFO 高速采样 自适应滤波器 自适应滤波系统
年,卷(期) 2007,(8) 所属期刊栏目 电路、组件及其应用
研究方向 页码范围 60-62,66
页数 4页 分类号 TM933|TN713
字数 2152字 语种 中文
DOI 10.3969/j.issn.1001-1390.2007.08.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高金定 湖南涉外经济学院电气与信息工程学部 23 117 5.0 10.0
5 刘雄飞 中南大学物理科学与技术学院 63 517 13.0 21.0
6 刘音 2 11 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (14)
参考文献  (3)
节点文献
引证文献  (10)
同被引文献  (13)
二级引证文献  (13)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(4)
  • 引证文献(3)
  • 二级引证文献(1)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(4)
  • 引证文献(0)
  • 二级引证文献(4)
2016(5)
  • 引证文献(1)
  • 二级引证文献(4)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
异步FIFO
高速采样
自适应滤波器
自适应滤波系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电测与仪表
半月刊
1001-1390
23-1202/TH
大16开
哈尔滨市松北区创新路2000号
14-43
1964
chi
出版文献量(篇)
7685
总下载数(次)
22
总被引数(次)
55393
论文1v1指导