基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一个应用于SFI-5接口的2.5Gb/s/ch数据恢复电路.应用一个延迟锁相环,将数据的眼图中心调整为与参考时钟的上升沿对准,因而同步了并行恢复数据,并降低了误码率.采用TSMC标准的0.18μm CMOS工艺制作了一个单通道的2.5Gb/s/ch数据恢复电路,其面积为0.46mm2.输入231-1伪随机序列,恢复出2.5Gb/s数据的均方抖动为3.3ps.在误码率为10-12的条件下,电路的灵敏度小于20mV.
推荐文章
CMOS2.5 Gb/s时钟恢复电路设计
光纤通信
同步数字体系
时钟恢复电路
CMOS
预处理
锁相环
2.5Gb/s 0.18μm CMOS时钟数据恢复电路
时钟恢复
数据恢复
锁相环
动态鉴频鉴相器
2.5Gb/s0.35μm CMOS时钟恢复芯片
时钟恢复
锁相环
倍频器
CMOS
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 2.5Gb/s/ch 0.18μm CMOS数据恢复电路
来源期刊 半导体学报 学科 工学
关键词 数据恢复 延迟锁相环 位同步
年,卷(期) 2007,(5) 所属期刊栏目 研究论文
研究方向 页码范围 692-695
页数 4页 分类号 TN929
字数 358字 语种 中文
DOI 10.3321/j.issn:0253-4177.2007.05.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李伟 东南大学射频与光电集成电路研究所 135 939 14.0 23.0
2 王志功 东南大学射频与光电集成电路研究所 342 2153 20.0 29.0
3 刘永旺 东南大学射频与光电集成电路研究所 6 40 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (2)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数据恢复
延迟锁相环
位同步
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体学报(英文版)
月刊
1674-4926
11-5781/TN
大16开
北京912信箱
2-184
1980
eng
出版文献量(篇)
6983
总下载数(次)
8
总被引数(次)
35317
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导