作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文描述了一种32×32位快速并行结构乘法器,介绍了基于修正布斯编码算法的部分积产生电路,并对部分积的符号扩展进行了简化.给出了基于4 ∶ 2压缩器的华莱士树的实现方法,在最后的快速进位链中采用64位快速超前进位加法器以提高乘法器的运行速度.并用PSPICE 仿真工具对其进行了功能验证和仿真.通过仿真分析比较,该32×32位乘法器的速度比传统的32位基于Wallace/Dadda的乘法器的速度快18.9%.
推荐文章
基于 Booth算法的32位流水线型乘法器设计
Booth算法
Wallace树
压缩器
流水线
32位嵌入式定/浮点乘法器设计
乘法器
Booth算法
乘法阵列
CSA加法器
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于修正BOOTH编码的32×32位乘法器
来源期刊 电子测量技术 学科 工学
关键词 修正布斯编码器 4∶2压缩器 华莱士树型结构 超前进位加法器
年,卷(期) 2007,(1) 所属期刊栏目 研究设计
研究方向 页码范围 82-85
页数 4页 分类号 TP3
字数 2211字 语种 中文
DOI 10.3969/j.issn.1002-7300.2007.01.026
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 崔晓平 南京航空航天大学信息科学与技术学院 11 33 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (8)
同被引文献  (1)
二级引证文献  (2)
1951(1)
  • 参考文献(1)
  • 二级参考文献(0)
1961(1)
  • 参考文献(1)
  • 二级参考文献(0)
1964(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(1)
  • 二级引证文献(1)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
修正布斯编码器
4∶2压缩器
华莱士树型结构
超前进位加法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导