原文服务方: 现代电子技术       
摘要:
基于高性能FPGA实现的DDS电路是某些对于控制方式、置频速率等方面有特殊要求场合的最佳选择.通过把DDS的核心部件——相位累加器改进为回旋相位累加器,使得存储波形数据的ROM空间降低50%,频率分辨率提升了1倍.另外,在QuartusⅡ,VC与Labwindows/CVI的混合仿真环境下,使得设计完全避免了硬件平台的限制,增加了硬件实现的成功率.
推荐文章
基于DDS与PLL混合的频率合成改进方法研究
DDS
PLL
频率合成
转换时间
基于Verilog HDL的DDS设计与仿真
直接数字频率合成器
现场可编程门阵列
Verilog HDL
QuartusⅡ
IP核
基于DSP Builder的DDS设计与实现
DDS
DSP Builder
Matlab仿真
测试
DDS在SIMULINK中的仿真设计
直接数字频率合成
Simulink
仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 混合仿真下DDS的改进研究与实现
来源期刊 现代电子技术 学科
关键词 现场可编程门阵列 直接数字频率合成器 回旋相位累加器 混合仿真
年,卷(期) 2007,(15) 所属期刊栏目 通信设备
研究方向 页码范围 84-86
页数 3页 分类号 TP391.9
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2007.15.028
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王紫婷 兰州交通大学电子信息工程学院 45 457 12.0 19.0
2 周磊 兰州交通大学电子信息工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (11)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
直接数字频率合成器
回旋相位累加器
混合仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导