基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足当今电路测试和故障诊断的需求,可测性设计(DFT)已成为芯片和系统设计中不可或缺的重要组成部分.IEEE 1149.1作为一种标准化的可测性设计方法,弥补了传统测试的缺陷,为复杂的电路互连提供了测试手段.现在大部分的复杂芯片都支持IEEE1149.1标准,怎样利用其来达到更好的测试效果和故障覆盖率是硬件设计人员必须考虑的问题.本文从边界扫描原理入手,通过对一目标板上互连结构的测试,从可测性设计的角度探讨了如何使边界扫描技术得到更有效的贯彻和应用.
推荐文章
边界扫描技术及其在PCB可测性设计中的应用
边界扫描
JTAG
电路板
可测性设计
应用边界扫描技术提高电路板可测试性的两种优化问题
可测试性设计
边界扫描
优化
算法
边界扫描在数模混合电路板级测试中的设计与应用
边界扫描
数字电路
数模混合电路
PCI-410
ScanWorks
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于边界扫描技术的电路板可测性设计分析
来源期刊 电子测量技术 学科 工学
关键词 边界扫描 可测性设计 扫描链 故障诊断
年,卷(期) 2007,(7) 所属期刊栏目 研究设计
研究方向 页码范围 24-27
页数 4页 分类号 TN41
字数 2245字 语种 中文
DOI 10.3969/j.issn.1002-7300.2007.07.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 方葛丰 10 131 6.0 10.0
2 程云波 西安电子科技大学机电工程学院 1 21 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (21)
同被引文献  (20)
二级引证文献  (27)
2007(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(4)
  • 引证文献(4)
  • 二级引证文献(0)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(8)
  • 引证文献(6)
  • 二级引证文献(2)
2012(4)
  • 引证文献(3)
  • 二级引证文献(1)
2013(6)
  • 引证文献(3)
  • 二级引证文献(3)
2014(3)
  • 引证文献(0)
  • 二级引证文献(3)
2015(7)
  • 引证文献(1)
  • 二级引证文献(6)
2016(7)
  • 引证文献(0)
  • 二级引证文献(7)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
边界扫描
可测性设计
扫描链
故障诊断
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导