原文服务方: 现代电子技术       
摘要:
提出一种基于直接频率合成技术(DDS)的锁相环(PLL)频率合成器,该合成器利用DDS输出与PLL反馈回路中的压控振荡器(VCO)输出混频,替代多环锁相频率合成器中的低频率子环,使合成器输出频率在89.6~110.4 MHz之间分辨率达1 Hz,并保持DDS相噪、杂散水平不变.结合DDS的快速频率切换和PLL环路跟踪能力,实现信号的快速跳频.本文给出了技术方案,讨论部分电路设计,并对主要技术指标进行理论分析,最后给出了实验结果.
推荐文章
基于DDS驱动PLL结构的宽带频率合成器设计
DDS
PLL
频率合成器
相位噪声
基于DDS激励PLL宽带低杂散频率合成器
直接数字合成
杂散抑制
锁相环
基于DDS+PLL的低相噪频率合成器设计
DDS
PLL
频率合成器
FPGA
AD9910
ADF4108
基于锁相环的频率合成器的设计
锁相环
压控振荡器
滤波器
分频器lCD4046
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DDS的锁相频率合成器设计
来源期刊 现代电子技术 学科
关键词 直接数字式频率合成 锁相环 混频 带通滤波器
年,卷(期) 2007,(23) 所属期刊栏目 通信设备
研究方向 页码范围 74-76
页数 3页 分类号 TN74
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2007.23.027
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李俊 湘潭大学信息工程学院 23 230 9.0 15.0
2 施颂生 湘潭大学信息工程学院 12 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (11)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(6)
  • 参考文献(0)
  • 二级参考文献(6)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
直接数字式频率合成
锁相环
混频
带通滤波器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导