作者:
原文服务方: 现代电子技术       
摘要:
讨论了一种FFT结构中乘法器实现.该结构采用基于流水线结构和快速并行乘法器的蝶形处理器.乘法器采用改进的Booth算法,简化了部分积符号扩展,使用改进的Wallace树型和4-2压缩器对部分积归约.以8点复点FFT为实例设计相应的控制电路.使用VHDL语言完成设计,并综合到FPGA中.
推荐文章
数字信号处理器中阵列乘法器的研究与实现
阵列乘法器
进位保留
部分积
华莱士树
32位RISC处理器中可配置乘法器的设计
可配置
乘法器
单周期
流水线
多周期
一种新颖的可重组乘法器设计
向量处理
乘法器
可重组
部分积阵列
一种并行乘法器的设计与实现
并行乘法器
Booth2
Wallace树
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种FFT蝶形处理器中的乘法器实现
来源期刊 现代电子技术 学科
关键词 快速傅里叶变换 乘法器 改进booth算法 改进的Wallace tree
年,卷(期) 2007,(22) 所属期刊栏目 微电子技术
研究方向 页码范围 135-137
页数 3页 分类号 TP342+.22
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2007.22.048
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (5)
同被引文献  (12)
二级引证文献  (8)
1951(1)
  • 参考文献(1)
  • 二级参考文献(0)
1964(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2018(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
快速傅里叶变换
乘法器
改进booth算法
改进的Wallace tree
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导