基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
利用逻辑芯片配合处理器--产生IDE接口通信所需要的信号,用硬件编程语言VHDL(Veery High Speed Integrated Circuit Hardware Description Language)实现IDE接口所要求的时序.通过对本设计进行仿真,结果证明此IDE接口遵循ATA规范,可以挂接普通硬盘.利用本文的设计,任何支持16位数据通信的处理器都可以实现IDE接口通信.如果利用现有的硬件设备,则本设计无需增加额外成本,其稳定性也得到了实际验证.
推荐文章
连续数据记录系统中IDE数据接口的实现
连续数据记录
IDE
数据接口
IDE接口硬盘读写技术
IDE接口
硬盘控制寄存器
LBA寻址
ATA标准
基于FPGA的AHB总线与IDE硬盘的接口设计
AHB
IDE控制器
SOC
Verilog HDL
FPGA
基于FPGA的IDE协议实现的研究
FPGA
IDE协议
PIO模式
Ultra DMA模式
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 IDE接口的一种新型实现方法
来源期刊 计算机工程与应用 学科 工学
关键词 硬盘 ATA 硬件编程语言 逻辑芯片
年,卷(期) 2007,(7) 所属期刊栏目 产品、研发、测试
研究方向 页码范围 114-116
页数 3页 分类号 TP334.7
字数 2114字 语种 中文
DOI 10.3321/j.issn:1002-8331.2007.07.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李曦 中国科学技术大学计算机系 119 751 13.0 21.0
2 刘兆宏 中国科学技术大学计算机系 2 4 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (1)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
硬盘
ATA
硬件编程语言
逻辑芯片
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导