原文服务方: 现代电子技术       
摘要:
为了减少CPU对主存进行写操作时的等待时间,提高嵌入式系统的整体效率,设计了一款含有8个数据缓冲槽和4个地址缓冲槽的写缓冲.该写缓冲采用特殊的移位控制电路和附加的标志位,实现数据、地址的自动移位和映射功能.利用HSIM仿真工具对电路进行了仿真和验证,结果表明,该写缓冲能正确快速地实现数据与地址的先进先出(FIFO)功能,有效地减少了CPU的等待时间,提高了系统的整体效率.
推荐文章
嵌入式处理器中分支目标缓冲器的研究与设计
分支目标缓冲器
分支预测器
嵌入式处理器
硬件模型
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
一种嵌入式协处理器的设计
超大规模集成电路
协处理器
微程序控制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 嵌入式处理器中写缓冲电路的设计
来源期刊 现代电子技术 学科
关键词 嵌入式处理器 写缓冲 先进先出 移位控制
年,卷(期) 2007,(22) 所属期刊栏目 嵌入式技术
研究方向 页码范围 27-29,35
页数 4页 分类号 TP332
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2007.22.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨军 东南大学国家专用集成电路系统工程技术研究中心 210 2336 24.0 38.0
2 张启晨 东南大学国家专用集成电路系统工程技术研究中心 4 7 2.0 2.0
3 洪俊峰 东南大学国家专用集成电路系统工程技术研究中心 2 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
嵌入式处理器
写缓冲
先进先出
移位控制
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导