原文服务方: 科技与创新       
摘要:
本文介绍了一种用于飞行器下传数据处理的高速数据采集存储系统.整个系统的核心,数据接口卡的逻辑设计和PCI总线接口设计均在一片FPGA中实现.数据的传输采用DMA技术进行,在达到较高的传输速率的同时并不占用CPU.基于WDM开发的驱动程序和应用程序使得系统可以稳定运行于Windows 2000/XP系统上.经过传输测试,系统的数据传输速率可以达到300Mbps,完全满足设计的要求.
推荐文章
一种高速图像数据采集存储系统设计
FPGA
FLASH
FIFO
交错双页面编程
基于FPGA高速数据采集与存储系统的设计
FPGA
高速数据采集
ADC12D800
数据缓存
超高速数据采集存储系统的设计与实现
超高速
数据采集
数据存储
实时
基于FPGA及FLASH的数据采集存储系统设计
现场可编程门阵列
闪存
数据采集
数据存储
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于IP核的高速数据采集存储系统设计
来源期刊 科技与创新 学科
关键词 FPGA PCI总线 IP核 DMA控制器
年,卷(期) 2007,(29) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 159-160,312
页数 3页 分类号 TP274+.2|V557+.1
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.29.065
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵光恒 中国科学院光电研究院 23 210 10.0 13.0
2 苏建 中国科学院光电研究院 11 54 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (13)
参考文献  (2)
节点文献
引证文献  (11)
同被引文献  (16)
二级引证文献  (25)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(6)
  • 引证文献(2)
  • 二级引证文献(4)
2014(5)
  • 引证文献(1)
  • 二级引证文献(4)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(7)
  • 引证文献(1)
  • 二级引证文献(6)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
研究主题发展历程
节点文献
FPGA
PCI总线
IP核
DMA控制器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导