基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
采用全定制设计方法实现了一种6读2写的32′32位的多端口寄存器堆,包括结构设计、电路设计、版图设计、仿真验证以及建模建库.该多端口寄存器堆的读写端口互相独立,在一个时钟周期内,能够同时读出6个32位数据,并写入2个32位数据.在电路实现上,采用高速SCL结构的地址译码和分组字线的方法来减少读写延迟.采用了0.18μm 6层金属P阱CMOS工艺来实现版图设计,通过了版图验证和后端仿真.
推荐文章
6端口CMOS寄存器堆设计
寄存器堆
VLSI
定制设计
一个1GHz两倍泵的多端口寄存器堆的设计
寄存器堆
复用
地址线
功耗
一种1 GHz多端口低功耗寄存器堆设计
寄存器堆
单端结构
电源门控
位线悬空
一种高速低功耗多端口寄存器堆的设计
高速
低功耗
多端口
SRAM
寄存器堆
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种6读2写多端口寄存器堆的全定制实现
来源期刊 计算机工程 学科 工学
关键词 多端口寄存器堆 高速SCL结构 全定制设计 自顶向下的设计流程
年,卷(期) 2007,(20) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 248-250
页数 3页 分类号 TN47
字数 1961字 语种 中文
DOI 10.3969/j.issn.1000-3428.2007.20.086
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1988(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多端口寄存器堆
高速SCL结构
全定制设计
自顶向下的设计流程
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导