原文服务方: 科技与创新       
摘要:
本文介绍了RS(255、239)编码的基本原理以及有限域上的乘、加法器的设计方法.在此基础上,编写了VHDL代码并搭建了验证平台,使用Quartus Ⅱ验证了功能和时序的正确性,给出电路仿真综合结果,并进行了FPGA下载实现.
推荐文章
基于FPGA的RS编码器设计与实现
里德-索洛蒙编码
对称结构
现场可编程逻辑阵列
基于FPGA的RS(255,223)编码器的设计
RS码
编码器
FPGA
CCSDS
DVB-S2中LDPC码编码器的FPGA设计与实现
DVB-S2
LDPC码
FPGA
编码器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的RS码编码器的设计与实现
来源期刊 科技与创新 学科
关键词 RS码编码器 RS(255,239) FPGA VHDL
年,卷(期) 2007,(32) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 204-205,194
页数 3页 分类号 TN911
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2007.32.083
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (8)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (1)
二级引证文献  (2)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(3)
  • 引证文献(2)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RS码编码器
RS(255,239)
FPGA
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导